搜索

x

留言板

尊敬的读者、作者、审稿人, 关于本刊的投稿、审稿、编辑和出版的任何问题, 您可以本页添加留言。我们将尽快给您答复。谢谢您的支持!

姓名
邮箱
手机号码
标题
留言内容
验证码

一种基于纳米级CMOS工艺的互连线串扰RLC解析模型

朱樟明 钱利波 杨银堂

引用本文:
Citation:

一种基于纳米级CMOS工艺的互连线串扰RLC解析模型

朱樟明, 钱利波, 杨银堂

A novel interconnect crosstalk RLC analytic model based on the nanometer CMOS technology

Zhu Zhang-Ming, Qian Li-Bo, Yang Yin-Tang
PDF
导出引用
  • 基于纳米级CMOS工艺,综合考虑电容耦合与电感耦合效应,提出了分布式RLC耦合互连解析模型.采用函数逼近理论与降阶技术,在斜阶跃输入信号下提出了受扰线远端的数值表达式. 基于90和65 nm CMOS工艺,对不同的互连耦合尺寸下的分布式RLC串扰解析模型和Hspice仿真结果进行了比较,误差绝对值都在4%内,能应用于纳米级片上系统(SOC)的电子设计自动化(EDA)设计和集成电路优化设计.
    Based on the nanometer CMOS technology, a novel parallel RLC coupling interconnect analytic model is presented. Based on the function approach and reduced order techniques, an analyzable expression for the outlying terminal of the disturbed line is derived by the model in the off-angle step input signal. In the 90 nm and 65 nm CMOS process, the proposed RLC coupling interconnect analytic model enables to estimate the crosstalk voltage within 4% errors compared with Hspice simulation for various interconnect coupling size. The proposed analytic model can be applied to the design of nanometer SOC and optimizing the design for VLSIs.
    • 基金项目: 国家杰出青年科学基金(批准号:60725415)和国家自然科学基金(批准号:60676009,60776034)资助的课题.
计量
  • 文章访问数:  7312
  • PDF下载量:  1532
  • 被引次数: 0
出版历程
  • 收稿日期:  2007-09-16
  • 修回日期:  2008-09-11
  • 刊出日期:  2009-02-05

/

返回文章
返回