# 90 nm互补金属氧化物半导体静态随机存储器 局部单粒子闩锁传播效应诱发多位翻转的机理\*

陈睿<sup>1)2)†</sup> 余永涛<sup>1)2)</sup> 上官士鹏<sup>1)</sup> 封国强<sup>1)</sup> 韩建伟<sup>1)</sup>

(中国科学院国家空间科学中心,北京 100190)
2)(中国科学院大学,北京 100049)
(2014年1月16日收到;2014年2月17日收到修改稿)

基于单粒子效应脉冲激光实验装置, 开展了 90 nm 互补金属氧化物半导体静态随机存储器的单粒子翻转和闩锁效应实验, 并给出了器件单粒子翻转效应位图. 实验发现, 器件出现了大量的多位翻转和约 20 mA 的电源电流脉冲. 借助器件仿真工具, 揭示了器件发生单粒子多位翻转效应的原因. 结果表明, 器件局部阵列发生单粒子闩锁效应并传播到多个位单元是诱发多位翻转的主要原因. 通过对比分析脉冲激光和器件仿真实验结果, 发现 P/N 阱电势塌陷是导致 90 nm 互补金属氧化物半导体静态随机存储器出现单粒子闩锁传播效应的内在物理机制.

关键词:单粒子闩锁效应,器件仿真,多位翻转,脉冲激光 PACS: 85.30.De, 61.80.Jh, 73.40.Qv

## 1引言

在互补金属氧化物半导体 (complementary metal oxide semiconductor, CMOS) 集成电路中, 天然存在的两个寄生双极型晶体管构成的 PNPN 可控硅结构被触发单粒子闩锁 (single event latch-up, SEL) 效应后, 在相邻的 PNPN 结构中很快也能检测到 SEL 效应, 这种现象称为 SEL 传播 效应<sup>[1-3]</sup>.

近来年,随着微电子特征尺寸的逐步缩小,越 来越多的深亚微米 CMOS 器件表现出明显的 SEL 传播效应,引起了国内外研究者广泛的关注.有 研究报道<sup>[4,5]</sup>,深亚微米 CMOS 器件中触发的 SEL 传播效应可能是导致其产生多位翻转 (multiple bit upsets, MBU)的主要原因,但有关 SEL 效应传播 诱发 MBU 的物理机制并未进行深入研究.

本工作针对90 nm CY62126EV30LL CMOS 静态随机存储器 (static random-access memory, S- RAM),利用脉冲激光单粒子效应模拟装置<sup>[6]</sup>进行了单粒子翻转(single event upset, SEU)和SEL效应实验研究,基于半导体工艺及器件模拟工具(technology computer aided design, TCAD),建立了相应的SEL效应器件仿真等效模型,揭示了SEL 传播效应诱发MBU的物理机制.

**DOI:** 10.7498/aps.63.128501

## 2 脉冲激光单粒子效应模拟实验

基于中国科学院国家空间中心的脉冲激光 单粒子效应实验装置,开展了CMOS SRAM器件 的SEU和SEL效应研究.脉冲激光的主要技术 参数:激光波长1.064 µm,脉宽25 ns,光斑直径 2—3 µm,脉冲重复频率1—50 kHz,等效LET 值 0.1—200 MeV·cm<sup>2</sup>/mg.

实验样品分别选用同一批次Cypress公司的 90 nm CY62126EV30LL CMOS SRAM器件3片, 工作电压为3.3 V,经逆向处理得到实验样品的具 体信息,如表1所示.

\* 国家自然科学基金(批准号: 41304148)和中国科学院知识创新工程青年基金(批准号: O82111A17S)资助的课题.

© 2014 中国物理学会 Chinese Physical Society

<sup>†</sup>通讯作者. E-mail: ch.ri.520@163.com

物理学报 Acta Phys. Sin. Vol. 63, No. 12 (2014) 128501

| 衣1 天型甘助时多效    |       |                                             |                                              |        |         |
|---------------|-------|---------------------------------------------|----------------------------------------------|--------|---------|
| 型号            | 工艺节点  | 位单元大小                                       | 芯片大小                                         | 容量     | 生产厂商    |
| CY62126EV30LL | 90 nm | $0.84~\mu\mathrm{m}\times1.2~\mu\mathrm{m}$ | $1800~\mu\mathrm{m}\times2100~\mu\mathrm{m}$ | 1 Mbit | Cypress |

表1 实验样品的参数

器件采用塑料封装,正面有金属层,激光无法 穿透塑料封装和金属层,所以在进行单粒子效应测 试前,先要对器件进行开背部封装处理,以露出背 部的硅衬底层进行背部辐照.

图1(a)为CY62126EV30LL器件在写入 "FFH"时,单个粒子入射器件位单元诱发存储 位信息错误的概率,即SEU截面随入射激光能量 的变化关系.当入射激光能量为700 pJ时,器件出 现SEU现象.随着入射激光能量均700 pJ时,器件SEU 截面在逐步增大,当入射激光能量为3500 pJ时,器件SEU截面达到饱和,为3×10<sup>-8</sup> cm<sup>2</sup>·bit<sup>-1</sup> (其 约为器件位单元面积的3倍),此时监测器件I/O端 口电源电流随时间的变化关系如图1(b)所示.在 一个脉冲激光入射下,器件电源电流出现幅值接近 20 mA的电流脉冲,但很快被抑制并在约1 µs内恢 复到初始范围.

CY62126EV30LL器件SEU效应位图如图2 (a)所示,当入射激光能量为900 pJ时,在不同的激 光入射点及附近位置均出现了SEU现象,器件表 现出明显的MBU效应.图2(b)是文献[5]中给出 的在能量285 MeV,注量为3.4×10<sup>4</sup> cm<sup>-2</sup>,LET 值 为84 MeV·cm<sup>2</sup>/mg的Au粒子辐照下,同种工艺、 同一厂家、同一批次的CY62126EV30LL器件出现 SEU效应的位图.从图中可以看到,器件不仅发生 SEU效应,也出现类似图2(a)中的MBU现象.



图 1 CY62126EV30LL SRAM 器件 SEU 截面随激光能 量的变化关系 (a) 和 SEL 电流随时间的变化关系 (b)

## 3 TCAD模拟实验

为了探索 CY62126EV30LL 器件产生 MBU 效应的原因,本文利用柯晶达公司的 TCAD 仿真工具,基于逆向分析提取的器件工艺参数,建立了器



图 2 CY62126EV30LL SRAM 器件 SEU 效应位图 (a) 脉冲激光辐照; (b) 重离子辐照

件单粒子效应三维仿真等效模型,如图3所示.基 于蒙特卡罗数值仿真方法<sup>[7-9]</sup>,开展了器件单粒子 效应模拟实验.

从图3中可以看到,建立的单粒子效应仿真 等效模型为18×17的SRAM位单元阵列.为了 减少仿真时间,仅在粒子入射位置附近构建了真 实的SRAM位单元阵列(图中前2行),其他的单 元只设置有源区,没有放置真实的晶体管.这种 等效模型会低估粒子入射的P-N阱结构进入闩锁 的时间.位单元输入电压V<sub>dd</sub> = 1.2 V,入射粒子 选用138 MeV,LET值为13.7 MeV·cm<sup>2</sup>/mg Cl粒 子, 粒子入射位置为第1行第1列的位单元处, P-N 阱结构的输出电源电流随时间的变化关系如图4 所示.

从图4中可以发现,约t = 0.5 ns时,粒子入射 处的P-N阱结构进入SEL状态,即第1个P-N阱结 构进入闩锁状态,约1.2 ns之后,第2个P-N阱结构 同样出现SEL现象,第3个P-N阱结构在接近4 ns 时进入闩锁状态.随着时间增加,相邻的P-N阱结 构依次进入SEL状态,直到40 ns之后,第9个P-N 阱结构同样进入SEL状态,表现出明显的SEL传 播效应.



图 3 CY62126EV30LL 器件单粒子效应三维仿真等效模型



图 4 P-N 阱结构输出电源电流随时间的变化



4 讨 论

从 CY62126EV30LL 器件 SEL 效应响应特性 和 TCAD 仿真结果中可以看到, 虽然器件 I/O 端电 源电流受到抑制未进入闩锁状态, 但其局部的阵列 已经发生闩锁并传播到了多个位单元, 这可能是导 致器件 SEU 饱和截面远大于位单元面积的主要原 因, 也是器件出现大量 MBU 的主要原因.

图 5 为在粒子入射前,器件电子浓度、电势沿 *x-y*方向的剖面分布图.沿*x*轴方向依次分布9个



图5 (网刊彩色) 粒子入射前器件电子浓度、电势沿 x-y 方向的剖面分布图

128501-3

#### 128501-4

#### 图 6 (网刊彩色) 粒子入射后器件电子浓度、电势随时间的变化剖面图



从图 6 (a) 中可以明显看到, 粒子入射的 P 阱 (第1 个 P-N 阱结构) 迅速被辐射诱发的电离电荷填充, 并沿 *x*, *y* 方向漂移扩散.由于诱发电荷向 P, N 阱 不断注入,导致 N 阱的电势逐步降低, P 阱的电势 不断上升.当 N 阱或 P 阱电势的改变导致阱-源结 正偏导通时, NPN或 P NP 晶体管处于放大状态, 此 时源级电流不断注入到漏级, 空穴不断注入 P 阱,

P-N阱结构, 沿y轴方向晶体管共用一个P阱. 粒

子入射的位置为第1个P-N阱结构中的NMOS 晶

体管. 粒子入射前, 器件 P 电势为  $V_{\rm P} = -5.3$  V, N

粒子入射后,器件电子浓度和电势随时间的变

阱电势为 $V_{\rm N} = -3$  V.

电子持续注入 N 阱,导致 N 阱或 P 阱出现阱电势塌 陷,如图 6 (a)中电势随时间的变化关系中所示的 N 阱和 P 阱电势融合.此时,第1个 P-N 阱结构进 入单粒子闩锁状态.第2个 P-N 阱结构被少量电子 注入,N 阱电势不断减低,P 阱电势逐步增加,但阱 电势未发生塌陷,未进入闩锁状态.当t = 1.2 ns 时,电离电荷沿 x 方向进一步扩散,此时,第2个 P-N 阱结构发生阱电势塌陷,如图 6 (b)所示.当 t = 4 ns 时,第3个 P-N 阱结构逐步被电子注入,此 时阱电势塌陷也沿 x 方向传播至第3个 P-N 阱结 构,沿 y 方向 P 阱电势塌陷随着电离电荷扩散在不 断传播,如图 6 (c)所示.从图 6 (d)中可以发现,当 t = 40 ns 时,x 方向上的 9 个 P-N 阱结构均被电子 填充且全部发生阱电势塌陷,y 方向上的 P 阱同样 被电子完全填充.

有大量的研究表明<sup>[10-12]</sup>, 阱电势塌陷会大 幅度增强SEL效应的传播范围, 而增加阱接触密 度是抑制SEL效应传播的有效途径. 阱电势塌陷 是 90 nm CMOS SRAM器件TCAD 仿真实验出现 SEL效应传播的主要原因, 也是导致其发生大量 MBU效应的潜在物理机制.

### 5 结 论

利用脉冲激光和TCAD模拟实验,开展了 90 nm CY62126EV30LL器件MBU效应的物理机 制研究.研究发现,器件局部阵列发生SEL传播效 应是导致其出现MBU的主要原因,而P-N阱结构 中的阱电势塌陷是造成SEL效应传播的潜在物理 机制.

#### 参考文献

- Dodds N A, Hppten N C, Reed R A 2012 IEEE Trans. Nucl. Sci. 59 2642
- [2] Voldman S H, Gebreselasie E, Zierak M, Hershberger D, Collins D, Feilchenfeld N, Onge St S, Dunn J 2005 Proceedings of the 43th Annual International Reliability Physics Symposium San Jose, USA, April 17–21, 2005 p129
- [3] Hargrove M J, Voldman S H, Gauthier R, Brown I, Duncan K, Craig W 1998 Proceedings of the 36th Annual International Reliability Physics Symposium Reno NV, USA, March 31–April 2, 1998 p269
- [4] Sukhaseum N, Samaras A, Du D L, Vandevelde B, Chatry N, Bezerra F 2012 Proceedings of the 13th European Conference on Radiation and Its Effects on Components and Systems Biarritz, France, September 24–28, 2012
- [5] Luo Y H, Zhang F Q, Guo H X, Hajdas W, Zhou H 2013 Proceedings of the 14th European Conference on Radiation and Its Effects on Components and Systems Oxford, UK, September 23–27, 2013
- [6] Han J W, Zhang Z L, Feng G Q, Ma Y Q 2009 Spacecraft Environment Engineering 26 125 (in Chinese) [韩 建伟,张振龙,封国强,马英起 2009 航天器环境工程 26 125]
- [7] Zhang K Y, Guo H X, Luo Y H, He B P, Yao Z B, Zhang F Q, Wang Y M 2009 Acta Phys. Sin. 58 8651 (in Chinese) [张科营, 郭红霞, 罗尹红, 何宝平, 姚志斌, 张凤祁, 王 园明 2009 物理学报 58 8651]
- [8] Chen J J, Chen S M, Liang B, Deng K F 2012 Chin. Phys. B 21 016103
- [9] Iwata H, Ohzone T 1995 IEEE Trans. Nucl. Sci. 42 148
- [10] Nelson J G, Arthur F W, Nicholas M A, Jonathan R A 2011 IEEE Trans. Nucl. Sci. 58 2614
- [11] Dodds N A, Hutson J M, Pellish J A, Reed R A, Kim H S, Berg M D, Friendlich M R, Phan A M, Seidleck C M, Xapsos M A, Deng X, Baumann R C, Schrimpf R D, King M P, Massengil L W, Weller R A 2010 IEEE Trans. Nucl. Sci. 57 3575
- [12] Morris W 2003 Proceedings of the 41th Annual International Reliability Physics Symposium Dallas, Texas, March 30–April 4, 2003 p76

## Mechanism of multiple bit upsets induced by localized latch-up effect in 90 nm complementary metal semiconductor static random–access memory<sup>\*</sup>

Chen Rui<sup>1)2)†</sup> Yu Yong-Tao<sup>1)2)</sup> Shangguan Shi-Peng<sup>1)</sup>

Feng Guo-Qiang<sup>1</sup>) Han Jian-Wei<sup>1</sup>)

(National Space Science Center, Chinese Academy of Sciences, Beijing 100190, China)
(University of Chinese Academy of Sciences, Beijing 100049, China)
(Received 16 January 2014; revised manuscript received 17 February 2014)

#### Abstract

By using the pulsed laser single effect facility, the single event upset and latch-up phenomenon are studied, and the bitmap of 90 nm complementary metal oxide semiconductor (CMOS) static random-access memory (SRAM) is mapped. It is shown that many multiple bit upsets occur and pulsed supply current of 20 mA amplitude is monitored. Based on the technology computer aided design (TCAD), it is found that the localized latch-up in CMOS SRAM is the main reason for the single event multiple bit upsets. Finally, by analyzing the results of the pulsed laser experiment and TCAD, it is found that the P/N well potential collapse is the key physical mechanism responsible for the spreading of the single event latch-up effect in 90 nm CMOS SRAM.

Keywords: single event latch-up effect, device simulation, multiple bit upsets, pulsed laser

PACS: 85.30.De, 61.80.Jh, 73.40.Qv

**DOI:** 10.7498/aps.63.128501

<sup>\*</sup> Project supported by the National Natural Science Foundation of China (Grant No. 41304148) and the Main Direction Program of Knowledge Innovation of Chinese Academy of Sciences (Grant No. 082111A17S).

<sup>†</sup> Corresponding author. E-mail: ch.ri.520@163.com