## 物理学报 Acta Physica Sinica

Chinese Physical Society



基于原位等离子体氮化及低压化学气相沉积 -Si $_3$ N $_4$  栅介质的高性能 AlGaN/GaN MIS-HEMTs 器件的研 究

李淑萍 张志利 付凯 于国浩 蔡勇 张宝顺

High-performance AlGaN/GaN MIS-HEMT device based on  $\mathit{in situ}$  plasma nitriding and low power chemical vapor deposition Si\_3N\_4 gate dielectrics

Li Shu-Ping Zhang Zhi-Li Fu Kai Yu Guo-Hao Cai Yong Zhang Bao-Shun

引用信息 Citation: Acta Physica Sinica, 66, 197301 (2017) DOI: 10.7498/aps.66.197301 在线阅读 View online: http://dx.doi.org/10.7498/aps.66.197301 当期内容 View table of contents: http://wulixb.iphy.ac.cn/CN/Y2017/V66/I19

您可能感兴趣的其他文章 Articles you may be interested in

具有部分本征 GaN 帽层新型 AlGaN/GaN 高电子迁移率晶体管特性分析 Characteristic analysis of new AlGaN/GaN high electron mobility transistor with a partial GaN cap layer 物理学报.2017, 66(16): 167301 http://dx.doi.org/10.7498/aps.66.167301

具有纵向辅助耗尽衬底层的新型横向双扩散金属氧化物半导体场效应晶体管 Novel lateral double-diffused MOSFET with vertical assisted deplete-substrate layer 物理学报.2017, 66(7): 077302 http://dx.doi.org/10.7498/aps.66.077302

具有半绝缘多晶硅完全三维超结横向功率器件

Complete three-dimensional reduced surface field super junction lateral double-diffused metal-oxide- semiconductor field-effect transistor with semi-insulating poly silicon 物理学报.2015, 64(18): 187303 http://dx.doi.org/10.7498/aps.64.187303

具有P型覆盖层新型超级结横向双扩散功率器件

New super junction lateral double-diffused metal-oxide- semiconductor field-effect transistor with the P covered layer

物理学报.2015, 64(16): 167304 http://dx.doi.org/10.7498/aps.64.167304

阶梯氧化层新型折叠硅横向双扩散功率器件

New folding lateral double-diffused metal-oxide-semiconductor field effect transistor with the step oxide layer

物理学报.2015, 64(6): 067304 http://dx.doi.org/10.7498/aps.64.067304

## 基于原位等离子体氮化及低压化学气相沉积 $-Si_3N_4$ 栅介质的高性能AlGaN/GaN MIS-HEMTs 器件的研究<sup>\*</sup>

李淑萍<sup>1)</sup># 张志利<sup>2)</sup># 付凯<sup>2)</sup> 于国浩<sup>2)</sup> 蔡勇<sup>2)</sup> 张宝顺<sup>2)</sup>†

(苏州工业园区服务外包职业学院纳米科技学院,苏州 215123)
 (中国科学院大学,苏州纳米技术与纳米仿生研究所,苏州 215123)
 (2017年4月24日收到;2017年7月10日收到修改稿)

通过对低压化学气相沉积 (LPCVD) 系统进行改造, 实现在沉积 Si<sub>3</sub>N<sub>4</sub> 薄膜前的原位等离子体氮化处理, 氮等离子体可以有效地降低器件界面处的氧含量和悬挂键, 从而获得了较低的 LPCVD-Si<sub>3</sub>N<sub>4</sub>/GaN 界面态, 通过这种技术制作的 MIS-HEMTs 器件, 在扫描栅压范围  $V_{G-sweep} = (-30 \text{ V}, +24 \text{ V})$ 时, 阈值回滞为 186 mV, 据我们所知为目前高扫描栅压  $V_{G+}$  (>20 V)下的最好结果. 动态测试表明, 在 400 V 关态应力下, 器件的导通电阻仅仅上升 1.36 倍 (关态到开态的时间间隔为 100 μs).

关键词:氮化镓高电子迁移率晶体管,低压化学气相沉积,原位氮化 PACS: 73.40.Kp, 73.40.Vz DOI: 10.7498/aps.66.197301

#### 1引言

以GaN为代表的第三代半导体具有较宽的禁 带宽度、高的击穿电场、化学稳定性强、电子迁 移率高和极强的抗辐射能力等特点,在电力电子 器件方面显示出良好的应用前景<sup>[1,2]</sup>. 与传统的 Schottky-gate 高电子迁移率晶体管 (HEMT)相比, MIS-HEMTs 器件具有更加突出的优势,因为栅介 质的引入不仅可以降低器件的栅漏电,而且可以增 加栅摆幅,提高器件的栅驱动能力<sup>[3]</sup>. 然而,栅介 质的引入会产生新的介质/(Al) GaN 界面态,从而 带来新的挑战,如: 阈值回滞、电流崩塌和器件的可 靠性等问题<sup>[4,5]</sup>. 目前,通过一些技术手段可以使 这些问题得到一定程度的缓解,如: 栅介质优化<sup>[6]</sup>、 表面化学处理<sup>[7]</sup>、原位等离子体氮化<sup>[8]</sup>等,并且通 过这些手段获得了在低扫描栅压下 ( $V_{G+} < 10$  V) 的低阈值回滞. 但是,到目前为止,尚未见在高扫 描栅压下 ( $V_{G+} > 20$  V) 的低阈值回滞的报道.

另一方面,低压化学气相沉积(LPCVD)的氮 化硅具有较高的薄膜质量、高的热稳定性及无等离 子体诱导损伤等特点.在用作HMET器件的栅介 质和钝化层方面具有较大的潜力和优势<sup>[2,9,10]</sup>.

在这个工作中, 我们通过对 LPCVD 系统进行 改造, 实现在沉积 Si<sub>3</sub>N<sub>4</sub> 薄膜前的原位等离子体 氮化处理, 降低了 LPCVD-Si<sub>3</sub>N<sub>4</sub>/GaN 的界面态密 度, 通过这种技术制作的 MIS-HEMTs 器件, 在扫 描栅压范围为 $V_{G-sweep} = (-30 \text{ V}, +24 \text{ V})$ 时, 阈 值回滞为186 mV, 击穿电压为881 V(衬底接地). 动态测试表明, 在400 V关态应力下, 器件的导通 电阻仅仅上升1.36倍(关态到开态的时间间隔为 100 μs).

© 2017 中国物理学会 Chinese Physical Society

<sup>\*</sup> 江苏省重点研发计划(批准号: BE2013002-2)、国家重点研发计划(批准号: 2016YFC0801203)、江苏省重点研究与发展计划(批准号: BE2016084)、国家自然科学基金青年科学基金(批准号: 11404372)和国家重点研发计划重大科学仪器设备开发专项(批准号: 2013YQ470767)资助的课题.

<sup>#</sup> 共同第一作者.

<sup>†</sup>通信作者. E-mail: Bszhang2006@sinano.ac.cn

2 器件的结构与制备

#### 2.1 N<sub>2</sub>等离子体氮化提升界面态的物 理机理

在之前的报道中指出,由于GaN暴露在空气中,表面会吸附氧原子或者形成一层非常薄的氧化层,这种表面的自然氧化物(GaO<sub>x</sub>)会增加介质与(Al)GaN的界面态密度<sup>[3]</sup>,如图1所示,在界面处存在氧杂质和氮空位两种主要的缺陷态.高的界面态密度会对器件的性能产生严重影响,如:器件的

电流崩塌效应、栅回滞效应和器件的可靠性等问题.

原位的等离子体处理可以降低表面的自然氧 化物含量,从而提高界面质量.通过N<sub>2</sub>等离子体在 合适的功率下对AlGaN/GaN HEMT 器件表面进 行处理,这种处理主要有两个作用:一是N<sub>2</sub>等离子 体可以对(Al)GaN表面的N空位进行填充,减少 表面的悬挂键;另外,在等离子体中的离子都具有 一定的能量,这种能量可以对材料表面产生轰击的 作用,所以,另一个作用是通过离子轰击,去除表 面的氧原子,从而提高介质与(Al)GaN的界面质 量<sup>[11]</sup>.



图 1 (网刊彩色) (Al) GaN 与介质层界面的缺陷结构示意图 Fig. 1. (color online) The schematic diagram of (Al) GaN and dielectric layer interface defect structure.

#### 2.2 器件制作

图 2 (a) 展示了 AlGaN/GaN MIS-HEMT 器件 的基本结构, AlGaN/GaN 异质结材料通过金属氧 化物化学气相沉积 MOCVD 的方式生长在 Si (111) 衬底上,结构从衬底到表面依次为4.1 µm 厚的 GaN 缓冲层、100 nm 厚的GaN沟道层、1 nm AlN 空间层、25 nm 本征 Al<sub>0.26</sub>Ga<sub>0.74</sub>N 势垒层和 2 nm 厚的GaN 盖帽层.通过霍尔测试表明,外延结构室 温下电子迁移率为 1843 cm<sup>2</sup>·V<sup>-1</sup>·s<sup>-1</sup>,二维电子气 浓度为1 × 10<sup>13</sup> cm<sup>-2</sup>.

对于器件的制作,首先在LPCVD系统中对样

品采用原位等离子体处理,等离子处理的基本结构 在图 2 (b)中给出.处理过程中维持炉管内的压强 为 300 mtorr,温度为 400 °C,等离子体功率为 50 W 处理 3 min,然后将温度从 400 °C上升到 780 °C, 进行 LPCVD-Si<sub>3</sub>N<sub>4</sub> 的沉积,氨气 (NH<sub>3</sub>)和二氯二 氢硅 SiH<sub>2</sub>Cl<sub>2</sub> 的流量分别为 280 sccm 和 70 sccm, 沉积速率大约为 3.5 nm/min.沉积 LPCVD-Si<sub>3</sub>N<sub>4</sub> 之后光刻出源漏电极图形,然后使用 SF<sub>6</sub>等离子体 将源漏电极下端的 Si<sub>3</sub>N<sub>4</sub> 去除,接下来通过电子 束蒸发沉积 Ti/Al/Ni/Au (20 nm/130 nm/50 nm/ 150 nm) 四层金属,剥离后在 890 °C 退火 30 s形成 欧姆接触.



图2 (网刊彩色) (a) AlGaN/GaN MIS-HEMTs 器件的基本结构示意图; (b) 改造的 LPCVD 系统示意图

Fig. 2. (color online) (a) Schematic of AlGaN/GaN MIS-HEMTs device; (b) a reformed LPCVD system.

TLM测试接触电阻为1.6 Ω·mm.使用F离子 进行器件隔离. 沉积Ni/Au (50 nm/150 nm)剥离 后形成栅电极.为了提高器件的动态特性,我们制 作了场板结构,场板下介质层为300 nm厚的等离 子体增强化学气相沉积 (PECVD) SiN<sub>x</sub>,生长温度 为350 °C,场板向漏端和源端延展出的尺寸都为 2 μm,栅长和栅宽分别为4 μm和100 μm,栅到漏 的距离为17 μm,栅到源的距离为6 μm.

3 实验结果与分析

# 3.1 X射线光电子能谱分析 (XPS) 表征界 面质量

为了测试界面处元素含量,进行了 XPS 测试, XPS 是用 X 射线去辐射样品,使原子或分子的内层 电子或价电子受激发射出来.被光子激发出来的电 子称为光电子,可以测量光电子的能量.以光电子 的动能为横坐标、相对强度(脉冲/s)为纵坐标可做 出光电子能谱图,从而获得待测物组成.所以,使 用 XPS 技术可以有效获得界面处每种元素的含量, 为分析 N<sub>2</sub> 等离子体表面处理技术提供理论支持.

通过测试能谱分析界面处的元素种类、元素 含量和每一种元素的成键信息,如图3所示,对于 经过N<sub>2</sub>等离子体处理和未经N<sub>2</sub>等离子体处理的 两个样品,最明显的两个峰出现在Ga-N和Si-N的 位置.为了获得其他成键情况,需要对测试的实验 结果进行分峰拟合,发现在Ga-N峰附近存在Ga-O 峰,在Si-N峰附近也存在明显的Si-O峰.通过对每 种成键峰的积分得出结论:在经过N<sub>2</sub>等离子体处 理后,界面处Ga-O峰降低了30%,Si-O峰降低了 43%,说明N<sub>2</sub>等离子体处理的确可以降低GaN表 面的自然氧化物,从而提高界面态的质量<sup>[12,13]</sup>.

#### 3.2 器件性能

图 4 (a) 展示了 LPCVD-Si<sub>3</sub>N<sub>4</sub>/GaN/AlGaN/ GaN MIS-HEMTs 器件典型的转移曲线,采用 N<sub>2</sub> 等离子体处理器件的最大饱和电流 *I*<sub>DS-max</sub> 和最大 跨导*G*<sub>m-max</sub>分别为513 mA/mm和64 mS/mm,基



图 3 (网刊彩色) XPS 分峰拟合曲线, Ga-O 峰降低了 30 %, Si-O 峰降低了 43%

Fig. 3. (color online) The fitting curves of XPS peak, Ga-O peak and Si-O peak has decreased by 30 % and 43\%, respectively.

197301-3



图 4 (网刊彩色) (a) 经过原位等离子体处理的 AlGaN/GaN MIS-HEMT 器件典型的转移曲线; (b) 在对数坐标 系中不同正向扫描栅压下器件的转移曲线

Fig. 4. (color online) (a) Transfer curves of the AlGaN/GaN MIS-HEMT with *in-situ* pre-deposition plasma nitridation; (b) transfer curves of the device with different positive end of gate sweep voltages in log-scale.

本与未经过等离子体处理的器件相同<sup>[10]</sup>.器件的 阈值电压为 –23.6 V (阈值电压定义为漏电流为 10  $\mu$ A/mm), 一个更负的阈值电压可能是由于正 的界面固定电荷或新的施主态产生,这个现象在文 献[14]中也报道过.对于器件回滞 $\Delta V_{\text{th}}$ 的评估, 栅 压从 –30 V 扫描到24 V然后再回扫回来,器件的 阈值回滞 $\Delta V_{\text{th}}$ 大约为186 mV ( $V_{\text{G-sweep}} = (-30 \text{ V},$ +24 V)). 据我们所知,这是目前在较大正向扫描 栅压 ( $V_{\text{G+}} > 20 \text{ V}$ )下获得的最好的结果<sup>[5,15,16]</sup>. 图 4 (b) 展示了在对数坐标系下不同正向扫描栅压 的转移曲线,在不同正向栅压下,器件依然保持一 个较小的阈值回滞,说明使用原位 N<sub>2</sub>等离子处理 可以有效提高器件的阈值稳定性.



图 5 原位 N<sub>2</sub> 等离子体处理的 MIS-HEMT 器件在不同 正向扫描栅压下的阈值回滞

Fig. 5. Summary of  $V_{\rm th}$  of the samples with *in-situ* plasma nitridation versus positive end of gate sweep voltages  $V_{\rm G+}$ .

图5总结了器件在不同正向扫描栅压V<sub>G+</sub>下阈值回滞V<sub>th</sub>的变化. 有两个明显特别的

地方需要注意: 一个是阈值回滞方向与之前 文献报道中的回滞方向不同[17-20]、阈值回滞  $(V_{\rm th} = V_{\rm G-reverse} - V_{\rm G-forward})$ 是一个负值; 另一 个不同是对于经过等离子体处理过的器件, 阈值回 滞V<sub>th</sub>随着正向扫描栅压V<sub>G+</sub>的增加而减小,而对 于一般 MIS-HEMT 器件 [17,20], 由于界面处类受主 界面态的影响,更正的扫描栅压导致更多的电子被 俘获,从而阈值在回扫的过程中正向移动.对于经 过等离子体处理的器件,阈值电压有一个轻微的负 向移动,这主要是由于在负向栅压时,GaN中的缺 陷俘获电子,在回扫过程中阈值负向移动<sup>[21]</sup>,类似 于上面的分析, 越高的正向扫描栅压 VG+ 导致阈值 电压正向移动,但是由于界面质量的提高,正向移 动的幅度要远小于未经过等离子处理的器件.综 上所述, 经过等离子体处理的器件阈值回滞是由 于界面态密度的降低导致界面态俘获电荷数量下 降,在一个较负的栅压下,GaN缓冲层中的缺陷作 用相对明显,最终决定了器件阈值回滞的大小和 方向.

AlGaN/GaN MIS-HEMT 器件的输出特性如 图 6 (a) 所示, 栅压扫描范围和漏压扫描范围分别 为0 V到10 V和 -24 V到 -8 V. 器件的开态电阻  $R_{ON}$ 为10.3 Ω·mm @  $V_{GS} = -8$  V. 最大饱和电 流达到513 mA/mm. 图 6 (b) 展示了器件的击穿 特性, 在测试过程中, 栅压保持在 -24 V, 衬底接 地. 在漏端电压小于 400 V时, 器件的漏电增加缓 慢, 当电压继续增加后, 漏电明显增加, 可能对应的 是器件的缓冲层漏电, 当电压达到 881 V时, 器件 击穿.



图 6 (网刊彩色) (a) AlGaN/GaN MIS-HEMT 器件的转移特性曲线; (b) 器件的击穿特性曲线, 击穿电压测试中衬底接地 Fig. 6. (color online) (a) Output curves of AlGaN/GaN MIS-HEMT device; (b) OFF-state breakdown characteristics with the substrate grounded.



图 7 (a) 器件动态测试设置示意图; (b) 归一化的动态电阻与漏端施加应力的关系 Fig. 7. (a) On-wafer transient switching characteristics of the MIS-HEMTs; (b) normalized dynamic  $R_{\rm on}$  with various values of off-state  $V_{\rm DS}$ .

最后,器件的电流崩塌效应通过Agilent的动态测试系统进行评估,开态设置为 $V_{GS} = 0$  V和 $V_{DS} = 0.5$  V,器件的关态时间为10 ms,开关间隔为100  $\mu$ s.图7(a)展示了动态测试的具体过程,首先对器件施加一个关态应力,利用栅压使器件处于关闭状态,漏端施加一个高压,电压范围从50 V到400 V.然后迅速将器件开启,开启后测量源漏之间的电阻,开启时间最短为100  $\mu$ s.如图7(b)所示,经过N<sub>2</sub>等离子体处理的器件的电流崩塌得到明显抑制,在400 V关态应力条件下,动态电阻仅仅上升了36%.

#### 4 结 论

通过设备改造,在LPCVD系统里引入原位的 等离子体处理装置,并且通过XPS测试对处理后 的界面进行了测试分析, 在经过N<sub>2</sub>等离子体处 理后, 界面处Ga-O峰降低了30%, Si-O峰降低了 43%, 说明N<sub>2</sub>等离子体处理的确可以降低GaN表 面的自然氧化物, 从而提高界面态的质量.并且 基于原位N<sub>2</sub>等离子体处理技术, 制作出了高性能 的GaN MIS-HEMT器件, 如阈值回滞 $\Delta V_{\rm th}$ 大约 为186 mV ( $V_{\rm G-sweep} = (-30 \text{ V}, +24 \text{ V})$ )、击穿电 压BV = 881 V 和 400 V关态应力条件下动态电阻 仅仅上升了36%, 这些关键工艺的研究为制作增强 型 MIS-HEMT 器件打下了坚实的基础.

#### 参考文献

 Yuan S, Duan B X, Yuan X N, Ma J C, Li C L, Cao Z, Guo H J, Yang Y T 2015 Acta Phys. Sin. 64 237302 (in Chinese) [袁嵩, 段宝兴, 袁小宁, 马建冲, 李春来, 曹震, 郭 海军, 杨银堂 2015 物理学报 64 237302]

- [2] Hua M, Liu C, Yang S, Liu S, Fu K, Dong Z, Cai Y, Zhang B, Chen K J 2015 *IEEE Electron Dev. Lett.* 36 448
- [3] Yang S, Tang Z K, Wong K Y, Lin Y S, Liu C, Lu Y Y, Huang S, Chen K J 2013 IEEE Electron Dev. Lett. 34 1497
- [4] Xin T, Lu Y J, Gu G D, Wang L, Dun S B, Song X B, Guo H Y, Yin J Y, Cai S J, Feng Z H 2015 *J. Semicond.* 36 074008
- [5] Hsieh T E, Chang E Y, Song Y Z, Lin Y C, Wang H C, Liu S C, Salahuddin S, Hu C C 2014 *IEEE Electron Dev. Lett.* **35** 732
- [6] Choi W, Ryu H, Jeon N, Lee M, Cha H Y, Seo K S 2014 IEEE Electron Dev. Lett. 35 30
- [7] Chakroun A, Maher H, Al Alam E, Souifi A, Aimez V, Ares R, Jaouad A 2014 *IEEE Electron Dev. Lett.* 35 318
- [8] Liu S C, Chen B Y, Lin Y C, Hsieh T E, Wang H C, Chang E Y 2014 IEEE Electron Dev. Lett. 35 1001
- [9] Zhang Z L, Qin S J, Fu K, Yu G H, Li W Y, Zhang X D, Sun S C, Song L, Li S M, Hao R H, Fan Y M, Sun Q, Pan G B, Cai Y, Zhang B S 2016 *Appl. Phys. Express* 9 084102
- [10] Zhang Z L, Yu G H, Zhang X D, Deng X G, Li S M, Fan Y M, Sun S C, Song L, Tan S X, Wu D D, Li W Y, Huang W, Fu K, Cai Y, Sun Q, Zhang B S 2016 IEEE Trans. Electron Dev. 63 731
- [11] Feng Q, Tian Y, Bi Z W, Yue Y Z, Ni J Y, Zhang J C, Hao Y, and Yang L A 2009 *Chin. Phys. B* 18 3014

- [12] Edwards A P, Mittereder J A, Binari S C, Katzer D S, Storm D F, Roussos J A 2005 *IEEE Electron Dev. Lett.* 26 225
- [13] Huang S, Jiang Q M, Yang S, Zhou C H, Chen K J 2012 IEEE Electron Dev. Lett. 33 516
- [14] Reiner M, Lagger P, Prechtl G, Steinschifter P, et al. 2015 IEEE International Electron Devices Meeting Washington, Dec. 7–9 2015, p35.5.1
- [15] Liu S, Yu G H, Fu K, Tan S X, Zhang Z L, Zeng C H, Hou K Y, Huang W, Cai Y, Zhang B S, Yuan J S 2014 *Electron. Lett.* **50** 1322
- [16] Kanamura M, Ohki T, Ozaki S, Nishimori M, Tomabechi S, Kotani J, Miyajima T, Nakamura N, Okamoto N, Kikkawa T 2013 Power Semiconductor Devices and ICs (ISPSD), 2013 25th International Symposium on Kanazawa, May 26–30, 2013, pp411–414
- [17] Xu Z, Wang J Y, Liu Y, Cai J B, Liu J Q, Wang M J, Yu M, Xie B, Wu W G, Ma X H, Zhang J C 2013 IEEE Electron Dev. Lett. 34 855
- [18] Lanford W B, Tanaka T, Otoki Y, Adesida I 2005 Electron. Lett. 41 449
- [19] Wu T L, Franco J, Marcon D, de Jaeger B, Bakeroot B, Stoffels S, van Hove M, Groeseneken G, Decoutere S 2016 IEEE Trans. Electron Dev. 63 1853
- [20] Huang S, Yang S, Roberts J, Chen K J 2011 Jpn. J. Appl. Phys. 50 0202
- [21] Polyakov A Y, Smirnov N B, Govorkov A V, Markov A V, Dabiran A M, Wowchak A M, Osinsky A V, Cui B, Chow P P, Pearton S J 2007 Appl. Phys. Lett. 91 232116

### High-performance AlGaN/GaN MIS-HEMT device based on *in situ* plasma nitriding and low power chemical vapor deposition $Si_3N_4$ gate dielectrics<sup>\*</sup>

Li Shu-Ping<sup>1)#</sup> Zhang Zhi-Li<sup>2)#</sup> Fu Kai<sup>2)</sup> Yu Guo-Hao<sup>2)</sup> Cai Yong<sup>2)</sup> Zhang Bao-Shun<sup>2)†</sup>

(Suzhou Industrial Park Institute of Services Outsourcing, Suzhou 215123, China)
 (Suzhou Institute of Nano-Tech and Nano-Bionics, Chinese Academy of Sciences, Suzhou 215123, China)

 (Received 24 April 2017; revised manuscript received 10 July 2017 )

#### Abstract

Gallium nitride (GaN)-based high electron mobility transistor (HEMT) power devices have demonstrated great potential applications due to high current density, high switching speed, and low ON-resistance in comparison to the established silicon (Si)-based semiconductor devices. These superior characteristics make GaN HEMT a promising candidate for next-generation power converters. Many of the early GaN HEMTs are devices with Schottky gate, which suffer a high gate leakage and a small gate swing. By inserting an insulator under gate metal, the MIS-HEMT is highly preferred over the Schottky-gate HEMT for high-voltage power switche, owing to the suppressed gate leakage and enlarged gate swing. However, the insertion of the gate dielectric creates an additional dielectric/(Al) GaN interface that presents some great challenges to AlGaN/GaN MIS-HEMT, such as the threshold voltage ( $V_{th}$ ) hysteresis, current collapse and the reliability of the devices. It has been reported that the poor-quality native oxide (GaO<sub>x</sub>) is detrimental to the dielectric/(Al) GaN interface quality that accounted for the  $V_{th}$  instability issue in the GaN based device. Meanwhile, it has been proved that in-situ plasma pretreatment is capable of removing the surface native oxide. On the other hand, low power chemical vapor deposition (LPCVD)-Si<sub>3</sub>N<sub>4</sub> with free of plasma-induced damage, high film quality, and high thermal stability, shows great potential applications and advantages as a choice for the GaN MIS-HEMTs gate dielectric and the passivation layer.

In this work, an in-situ pre-deposition plasma nitridation process is adopted to remove the native oxide and reduce surface dangling bonds prior to LPCVD-Si<sub>3</sub>N<sub>4</sub> deposition. The LPCVD-Si<sub>3</sub>N<sub>4</sub>/GaN/AlGaN/GaN MIS-HEMT with a high-quality LPCVD-Si<sub>3</sub>N<sub>4</sub>/GaN interface is demonstrated. The fabricated MIS-HEMT exhibits a very-low  $V_{\rm th}$  hysteresis of 186 mV at  $V_{\rm G-sweep} = (-30 \text{ V}, +24 \text{ V})$ , a high breakdown voltage of 881 V, with the substrate grounded. The hysteresis of our device at a higher positive end of gate sweep voltage ( $V_{\rm G+}>20$  V) is the best to our knowledge. Switched off after an off-state  $V_{\rm DS}$  stress of 400 V, the device has a dynamic on-resistance  $R_{\rm on}$  only 36% larger than the static  $R_{\rm on}$ .

**Keywords:** GaN-based high electron mobility transistor, low pressure chemical vapor deposition, *in-situ* pre-deposition plasma nitridation

**PACS:** 73.40.Kp, 73.40.Vz

**DOI:** 10.7498/aps.66.197301

<sup>\*</sup> Project supported by the Key Technologies Support Program of Jiangsu Province, China (Grant No. BE2013002-2), The National Key Research and Development Program of China (Grant No. 2016YFC0801203), the Key Research and Development Program of Jiangsu Province, China (Grant No. BE2016084), the National Natural Science Foundation of China (Grant No. 11404372), and the National Key Scientific Instrument and Equipment Development Projects of China (Grant No. 2013YQ470767).

 $<sup>\#\,</sup>$  These authors contributed equally.

<sup>†</sup> Corresponding author. E-mail: Bszhang2006@sinano.ac.cn